Preview

Труды НИИСИ

Расширенный поиск

12-разрядный аналого-цифровой преобразователь конвейерного типа

https://doi.org/10.25682/NIISI.2025.1.0003

Аннотация

Представлен КМОП 12-разрядный аналого-цифровой преобразователь конвейерного  типа с проектными нормами 28 нм. Сравнительно низкое энергопотребление при достаточно высокой частоте  дискретизации до 125 МГц достигается за счет использования в конвейерной архитектуре полностью дифференциальных двухкаскадных операционных усилителей, работающих в конвейерной архитектуре АЦП 1,5 бита  на каскад с напряжением питания 1,8В. 

Об авторе

Ю. Б. Рогаткин
НИЦ «Курчатовский институт» — НИИСИ
Россия

Москва



Список литературы

1. Улучшение оцифровки с помощью передискретизации и усреднения, https://microsin.net/programming/dsp/an118-improving-adc-resolution-by-oversampling-and-veraging.html (дата обращения 15.08.2025).

2. Sivaram Prasad Kopparthy,Ishit Makwana, Anu Gupta."Asynchronous 8-bit pipelined ADC for self triggered sensor based applications", Asia Pacific Conferenceon Postgraduate Research in Microelectronics and Electronics, 2012.

3. S. Lewis et al., “A 10-b 20 MSamples/s analog to digital converter,”IEEE J. Solid-State Circuits, vol. 27, pp. 351–358, Mar. 1992.

4. Ю.Б.Рогаткин. Двухкаскадный операционный усилитель для аналого-цифрового преобразователя конвейерного типа. «Нано- и микросистемная техника», 2025, №4, с.201-208.

5. https://habr.com/ru/companies/milandr/articles/528164 (дата обращения 15.08.2025).


Рецензия

Для цитирования:


Рогаткин Ю.Б. 12-разрядный аналого-цифровой преобразователь конвейерного типа. Труды НИИСИ. 2025;15(1):21-25. https://doi.org/10.25682/NIISI.2025.1.0003

For citation:


Rogatkin Y.B. 12-bit analog-to-digital converter of conveyor type. SRISA Proceedings. 2025;15(1):21-25. (In Russ.) https://doi.org/10.25682/NIISI.2025.1.0003

Просмотров: 12


Creative Commons License
Контент доступен под лицензией Creative Commons Attribution 4.0 License.


ISSN 2225-7349 (Print)